Skip navigation
瀏覽
學術出版
教師專書
期刊論文
會議論文
研究計畫
畢業論文
專利資料
技術報告
數位教材
開放式課程
專題作品
喀報
交大建築展
明竹
活動紀錄
圖書館週
研究攻略營
畢業典禮
開學典禮
數位典藏
楊英風數位美術館
詩人管管數位典藏
歷史新聞
交大 e-News
交大友聲雜誌
陽明交大電子報
陽明交大英文電子報
陽明電子報
校內出版品
交大出版社
交大法學評論
管理與系統
新客家人群像
全球客家研究
犢:傳播與科技
資訊社會研究
交大資訊人
交大管理學報
數理人文
交大學刊
交通大學學報
交大青年
交大體育學刊
陽明神農坡彙訊
校務大數據研究中心電子報
人間思想
文化研究
萌牙會訊
Inter-Asia Cultural Studies
醫學院年報
醫學院季刊
陽明交大藥學系刊
永續發展成果年報
Open House
畢業紀念冊
畢業紀念冊
項目
公開日期
作者
標題
關鍵字
研究人員
English
繁體
简体
目前位置:
國立陽明交通大學機構典藏
瀏覽 的方式: 作者 Ker, Ming-Dou
跳到:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
或是輸入前幾個字:
排序方式:
標題
公開日期
上傳日期
排序方式:
升冪排序
降冪排序
結果/頁面
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
作者/紀錄:
全部
1
5
10
15
20
25
30
35
40
45
50
顯示 1 到 20 筆資料,總共 340 筆
下一頁 >
公開日期
標題
作者
2015
100至200伏特SOI製程高壓積體電路之靜電放電防護設計
黃義傑
;
Huang, Yi-Jie
;
柯明道
;
Ker, Ming-Dou
;
電子工程學系 電子研究所
1-一月-2019
A 13.56 MHZ METAMATERIAL FOR THE WIRELESS POWER TRANSMISSION ENHANCEMENT IN IMPLANTABLE BIOMEDICAL DEVICES
Chen, Kuan-Jung
;
Chen, Wei-Ming
;
Tan, Li-Yang
;
Cheng, Yu-Ting
;
Ker, Ming-Dou
;
Wu, Chung-Yu
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2008
2xVDD-tolerant crystal oscillator circuit realized with 1xVDD CMOS devices without gate-oxide reliability issue
Ker, Ming-Dou
;
Wang, Tzu-Ming
;
Liao, Hung-Tai
;
電機學院
;
College of Electrical and Computer Engineering
2010
2xVDD-Tolerant Power-Rail ESD Clamp Circuit With Low Standby Leakage in 65-nm CMOS Process
Lin, Chun-Yu
;
Ker, Ming-Dou
;
電機學院
;
College of Electrical and Computer Engineering
1-五月-2009
A 5-GHz Differential Low-Noise Amplifier With High Pin-to-Pin ESD Robustness in a 130-nm CMOS Process
Hsiao, Yuan-Wen
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2016
A 70nW, 0.3V Temperature Compensation Voltage Reference Consisting of Subthreshold MOSFETs in 65nm CMOS Technology
Lu, Ting-Chou
;
Ker, Ming-Dou
;
Zan, Hsiao-Wen
;
電子工程學系及電子研究所
;
光電工程學系
;
Department of Electronics Engineering and Institute of Electronics
;
Department of Photonics
一月-2017
A 8 Phases 192 MHz Crystal-Less Clock Generator with PVT Calibration
Lu, Ting-Chou
;
Ker, Ming-Dou
;
Zan, Hsiao-Wen
;
Liu, Jen-Chieh
;
Lee, Yu
;
電機學院
;
電子工程學系及電子研究所
;
光電工程學系
;
College of Electrical and Computer Engineering
;
Department of Electronics Engineering and Institute of Electronics
;
Department of Photonics
一月-2017
A 8 Phases 192 MHz Crystal-Less Clock Generator with PVT Calibration
Lu, Ting-Chou
;
Ker, Ming-Dou
;
Zan, Hsiao-Wen
;
Liu, Jen-Chieh
;
Lee, Yu
;
電機學院
;
電子工程學系及電子研究所
;
光電工程學系
;
College of Electrical and Computer Engineering
;
Department of Electronics Engineering and Institute of Electronics
;
Department of Photonics
1-五月-2019
An 82.9%-Efficiency Triple-Output Battery Management Unit for Implantable Neuron Stimulator in 180-nm Standard CMOS
Liu, Chi-Wei
;
Chen, Yi-Lun
;
Liao, Pei-Chun
;
Lin, Shiau-Pin
;
Wang, Ting-Wei
;
Chung, Ming-Jie
;
Chen, Po-Hung
;
Ker, Ming-Dou
;
Wu, Chung-Yu
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-九月-2007
Active ESD protection circuit design against charged-device-model ESD event in CMOS integrated circuits
Chen, Shih-Hung
;
Ker, Ming-Dou
;
電機學院
;
College of Electrical and Computer Engineering
1-九月-2008
Active ESD Protection Design for Interface Circuits Between Separated Power Domains Against Cross-Power-Domain ESD Stresses
Chen, Shih-Hung
;
Ker, Ming-Dou
;
Hung, Hsiang-Pin
;
電機學院
;
College of Electrical and Computer Engineering
2015
Active ESD Protection for Input Transistors in a 40-nm CMOS Process
Altolaguirre, Federico A.
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-十二月-2014
Active Guard Ring to Improve Latch-Up Immunity
Tsai, Hui-Wen
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2013
Analysis and Solution to Overcome EOS Failure Induced by Latchup Test in A High-Voltage Integrated Circuits
Tsai, Hui-Wen
;
Ker, Ming-Dou
;
Liu, Yi-Sheng
;
Chuang, Ming-Nan
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2013
Analysis and Solution to Overcome EOS Failure Induced by Latchup Test in A High-Voltage Integrated Circuits
Tsai, Hui-Wen
;
Ker, Ming-Dou
;
Liu, Yi-Sheng
;
Chuang, Ming-Nan
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-二月-2016
Area-Efficient and Low-Leakage Diode String for On-Chip ESD Protection
Lin, Chun-Yu
;
Wu, Po-Han
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-六月-2015
Area-Efficient ESD Clamp Circuit With a Capacitance-Boosting Technique to Minimize Standby Leakage Current
Altolaguirre, Federico A.
;
Ker, Ming-Dou
;
光電學院
;
電子工程學系及電子研究所
;
College of Photonics
;
Department of Electronics Engineering and Institute of Electronics
1-五月-2009
Area-Efficient ESD-Transient Detection Circuit With Smaller Capacitance for On-Chip Power-Rail ESD Protection in CMOS ICs
Chen, Shih-Hung
;
Ker, Ming-Dou
;
電機學院
;
College of Electrical and Computer Engineering
1-六月-2019
Area-Efficient On-Chip Transient Detection Circuit for System-Level ESD Protection Against Transient-Induced Malfunction
Chen, Wen-Chieh
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2013
Area-Efficient Power-Rail ESD Clamp Circuit with SCR Device Embedded into ESD-Transient Detection Circuit in a 65nm CMOS Process
Yeh, Chih-Ting
;
Ker, Ming-Dou
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics