完整後設資料紀錄
DC 欄位語言
dc.contributor.author林昀達en_US
dc.contributor.author陳宏明en_US
dc.date.accessioned2014-12-12T02:52:15Z-
dc.date.available2014-12-12T02:52:15Z-
dc.date.issued2006en_US
dc.identifier.urihttp://140.113.39.130/cdrfb3/record/nctu/#GT009311685en_US
dc.identifier.urihttp://hdl.handle.net/11536/78156-
dc.description.abstract在現代的超大型積體電路設計中,時鐘樹網路在功率消耗上佔了相當大的一部份。越來越高的操作頻率意味著功率耗費的問題越大。如果不能小心的設計時鐘網路的話,功率消耗的問題會更嚴重。在本篇論文中,我們展示出一個方法能夠在時鐘樹合成時,達到低功率的效果,並且能符合零偏斜的限制。這方法基本上是使用低振幅的連接器來傳送時鐘訊號,且用低振幅、雙邊觸發正反器接收。此外我們可以降低插入的緩衝器數目和減少電線長度以達到低功率的效果。由實驗結果可以得知,我們的方法能有效的降低功率。跟之前使用低振幅傳輸時鐘網路訊號的方法相比,我們能夠減少平均百分之四十五左右的功率消耗。zh_TW
dc.language.isoen_USen_US
dc.subject低振幅zh_TW
dc.subjectLow-Swingen_US
dc.title使用加入緩衝器之低振幅延遲合併嵌入式演算法用以降低時鐘網路之功率消耗zh_TW
dc.titleOn reducing clock network power consumption by low-swing DME buffering techniqueen_US
dc.typeThesisen_US
dc.contributor.department電子研究所zh_TW
顯示於類別:畢業論文


文件中的檔案:

  1. 168501.pdf
  2. 168502.pdf
  3. 168503.pdf
  4. 168504.pdf
  5. 168505.pdf

若為 zip 檔案,請下載檔案解壓縮後,用瀏覽器開啟資料夾中的 index.html 瀏覽全文。