Skip navigation
瀏覽
學術出版
教師專書
期刊論文
會議論文
研究計畫
畢業論文
專利資料
技術報告
數位教材
開放式課程
專題作品
喀報
交大建築展
明竹
活動紀錄
圖書館週
研究攻略營
畢業典禮
開學典禮
數位典藏
楊英風數位美術館
詩人管管數位典藏
歷史新聞
交大 e-News
交大友聲雜誌
陽明交大電子報
陽明交大英文電子報
陽明電子報
校內出版品
交大出版社
交大法學評論
管理與系統
新客家人群像
全球客家研究
犢:傳播與科技
資訊社會研究
交大資訊人
交大管理學報
數理人文
交大學刊
交通大學學報
交大青年
交大體育學刊
陽明神農坡彙訊
校務大數據研究中心電子報
人間思想
文化研究
萌牙會訊
Inter-Asia Cultural Studies
醫學院年報
醫學院季刊
陽明交大藥學系刊
永續發展成果年報
Open House
畢業紀念冊
畢業紀念冊
項目
公開日期
作者
標題
關鍵字
研究人員
English
繁體
简体
目前位置:
國立陽明交通大學機構典藏
瀏覽 的方式: 作者 Chung, Steve S.
跳到:
0-9
A
B
C
D
E
F
G
H
I
J
K
L
M
N
O
P
Q
R
S
T
U
V
W
X
Y
Z
或是輸入前幾個字:
排序方式:
標題
公開日期
上傳日期
排序方式:
升冪排序
降冪排序
結果/頁面
5
10
15
20
25
30
35
40
45
50
55
60
65
70
75
80
85
90
95
100
作者/紀錄:
全部
1
5
10
15
20
25
30
35
40
45
50
顯示 1 到 20 筆資料,總共 90 筆
下一頁 >
公開日期
標題
作者
1-十二月-2017
A 14-nm FinFET Logic CMOS Process Compatible RRAM Flash With Excellent Immunity to Sneak Path
Hsieh, E. Ray
;
Kuo, Yen Chen
;
Cheng, Chih-Hung
;
Kuo, Jing Ling
;
Jiang, Meng-Ru
;
Lin, Jian-Li
;
Chen, Hung-Wen
;
Chung, Steve S.
;
Liu, Chuan-Hsi
;
Chen, Tse Pu
;
Huang, Shih An
;
Chen, Tai-Ju
;
Cheng, Osbert
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2017
14奈米鰭式電晶體自熱效應的新穎溫度量測方法 及其對傳輸機制之影響
江孟儒
;
莊紹勳
;
Jiang, Meng-Ru
;
Chung, Steve S.
;
電子研究所
2016
3D-TCAD Simulation Study of the Contact All Around T-FinFET Structure for 10nm Metal-Oxide-Semiconductor Field-Effect Transistor
Chou, Chen-Han
;
Hsu, Chung-Chun
;
Yeh, Wen-Kuan
;
Chung, Steve S.
;
Chien, Chao-Hsin
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2015
3D-TCAD Simulation Study of the Novel T-FinFET Structure for Sub-14nm Metal-Oxide-Semiconductor Field-Effect Transistor
Chou, Chen-Han
;
Hsu, Chung-Chun
;
Chung, Steve S.
;
Chien, Chao-Hsin
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2019
The Advances of OTP Memory for Embedded Applications in HKMG Generation and Beyond
Chung, Steve S.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2007
The channel backscattering characteristics of sub-100nm CMOS devices with different channel/substrate orientations
Tsai, Y. J.
;
Chung, Steve S.
;
Liu, P. W.
;
Tsai, C. H.
;
Lin, Y. H.
;
Tsai, C. T.
;
Ma, G. H.
;
Chien, S. C.
;
Sun, S. W.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2014
A Circuit Level Variability Prediction of Basic Logic Gates in Advanced Trigate CMOS Technology
Hsieh, E. R.
;
Hung, C. M.
;
Wang, T. Y.
;
Chung, Steve S.
;
Huang, R. M.
;
Tsai, C. T.
;
Yew, T. R.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2012
CMOS製程相容U型多重讀寫氮化矽快閃式記憶體之物理機制與可靠性探討
蔡政達
;
Tsai, Cheng-Ta
;
莊紹勳
;
Chung, Steve S.
;
電子研究所
2014
A Comprehensive Transport Model for High Performance HEMTs Considering the Parasitic Resistance and Capacitance Effects
Hung, C. M.
;
Li, K. C.
;
Hsieh, E. R.
;
Wang, C. T.
;
Kou, C. I.
;
Chang, Edward Y.
;
Chung, Steve S.
;
材料科學與工程學系
;
電子工程學系及電子研究所
;
Department of Materials Science and Engineering
;
Department of Electronics Engineering and Institute of Electronics
2015
Demonstration of 3D Vertical RRAM with Ultra Low-leakage, High-selectivity and Self-compliance Memory Cells
Luo, Qing
;
Xu, Xiaoxin
;
Liu, Hongtao
;
Lv, Hangbing
;
Gong, Tiancheng
;
Long, Shibing
;
Liu, Qi
;
Sun, Haitao
;
Banerjee, Writam
;
Li, Ling
;
Gao, Jianfeng
;
Lu, Nianduan
;
Chung, Steve S.
;
Li, Jing
;
Liu, Ming
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2019
The Demonstration of Gate Dielectric -fuse 4kb OTP Memory Feasible for Embedded Applications in High -k Metal-gate CMOS Generations and Beyond
Hsieh, E. R.
;
Chang, C. W.
;
Chuang, C. C.
;
Chen, H. W.
;
Chung, Steve S.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2015
The Demonstration of Low-cost and Logic Process Fully-Compatible OTP Memory on Advanced HKMG CMOS with a Newly found Dielectric Fuse Breakdown
Hsieh, E. R.
;
Huang, Z. H.
;
Chung, Steve S.
;
Ke, J. C.
;
Yang, C. W.
;
Tsai, C. T.
;
Yew, T. R.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2015
Design of Complementary Tilt-gate TFETs with SiGe/Si and III-V Integrations Feasible for Ultra-low-power Applications
Hsieh, E. R.
;
Lin, Y. S.
;
Zhao, Y. B.
;
Liu, C. H.
;
Chien, C. H.
;
Chung, Steve S.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2009
Design of High-Performance and Highly Reliable nMOSFETs with Embedded Si:C S/D Extension Stressor(Si:C S/D-E)
Chung, Steve S.
;
Hsieh, E. R.
;
Liu, P. W.
;
Chiang, W. T.
;
Tsai, S. H.
;
Tsai, T. L.
;
Huang, R. M.
;
Tsai, C. H.
;
Teng, W. Y.
;
Li, C. I.
;
Kuo, T. F.
;
Wang, Y. R.
;
Yang, C. L.
;
Tsai, C. T.
;
Ma, G. H.
;
Chien, S. C.
;
Sun, S. W.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2019
Embedded PUF on 14nm HKMG FinFET Platform: A Novel 2-bit-per-cell OTP-based Memory Feasible for IoT Secuirty Solution in 5G Era
Hsieh, E. R.
;
Wang, H. W.
;
Liu, C. H.
;
Chung, Steve S.
;
Chen, T. P.
;
Huang, S. A.
;
Chen, T. J.
;
Cheng, Osbert
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2019
Embedded Resistive Switching Non-volatile Memory Technology for 28nm and Beyond High-k Metal-gate Generations
Chung, Steve S.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2018
An Energy Efficient FinFET-based Field Programmable Synapse Array (FPSA) Feasible for One-shot Learning on EDGE AI
Kuo, J. L.
;
Chen, H. W.
;
Hsieh, E. R.
;
Chung, Steve S.
;
Chen, T. P.
;
Huang, S. A.
;
Chen, T. J.
;
Cheng, Osbert
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2018
An Experimental Approach to Characterizing the Channel Local Temperature Induced by Self-Heating Effect in FinFET
Hsieh, E. Ray
;
Jiang, Meng-Ru
;
Lin, Jian-Li
;
Chung, Steve S.
;
Chen, Tse Pu
;
Huang, Shih An
;
Chen, Tai-Ju
;
Cheng, Osbert
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
2014
The Experimental Demonstration of the BTI-Induced Breakdown Path in 28nm High-k Metal Gate Technology CMOS Devices
Hsieh, E. R.
;
Lu, P. Y.
;
Chung, Steve S.
;
Chang, K. Y.
;
Liu, C. H.
;
Ke, J. C.
;
Yang, C. W.
;
Tsai, C. T.
;
電子工程學系及電子研究所
;
Department of Electronics Engineering and Institute of Electronics
1-一月-2012
Experimental Observation on the Random Dopant Fluctuation of Small Scale Trigate CMOS Devices
Chung, Steve S.
;
電子與資訊研究中心
;
Microelectronics and Information Systems Research Center